Descrizione
S9S08DZ60F2MLH: MCU 8-bit HCS08 S08 CISC 60 KB Flash 3,3 V/5 V 64-pin LQFP Brick
Pacchetto: LQFP-64
MFR. N. parte: S9S08DZ60F2MLH
MFR.: NXP
Scheda tecnica:
(E-mail o chat per file PDF)
Stato ROHS:
Qualità: 100% originale
Garanzia: 180 giorni
La famiglia S08D offre ai progettisti scalabilità e flessibilità di migrazione con compatibilità con pin, periferiche e strumenti tra i dispositivi della famiglia S08D. Questa famiglia di MCU di nuova generazione altamente integrata è dotata di caratteristiche progettate per offrire prestazioni superiori, nonché un risparmio energetico, tempo di sviluppo, spazio sulla scheda e costi.
Caratteristiche principali
CPU S08
-
Velocità core 40 MHz, velocità bus 20 MHz su CPU S08
-
Set di istruzioni HC08 con istruzioni BGND aggiunte
Memoria on-chip
-
Fino a 128 KB di lettura/programmazione/cancellazione flash su tutta la tensione di esercizio e temperatura
-
Memoria programmabile in-circuit EEPROM fino a 2 KB; settore di cancellazione pagina singola o pagina doppia da 8 byte; programmazione e cancellazione durante l'esecuzione della flash; interruzione cancellazione
-
Fino a 8 KB di RAM (16:1 flash/RAM, rapporto migliore rispetto alla concorrenza)
Modalità di risparmio energetico
-
Due modalità di arresto a bassissima potenza
-
Interruzione in tempo reale a bassissima potenza per l'uso nelle modalità di esecuzione, attesa e arresto
Opzioni sorgente orologio
-
Oscillatore (XOSC)-controllo loop oscillatore Pierce; gamma di risonatori in cristallo o ceramica di 31.25 kHz-38.4 kHz o 1 MHz-16 MHz
-
Generatore di clock multiuso (MCG) - modalità PLL e FLL; clock di riferimento interno con regolazione trim; riferimento esterno con opzioni oscillatore/risonatore
Protezione del sistema
-
Computer watchdog funzionante correttamente (COP) resettare con opzione di esecuzione Da una sorgente di clock interna dedicata a 1 kHz o da un clock di bus
-
Rilevamento a bassa tensione con reset o interrupt; punti di scatto selezionabili
-
Rilevamento codice opcode non valido con reset
-
Rilevamento indirizzo non valido con ripristino
-
Protezione blocco flash
-
Protezione blocco EEPROM
Periferiche
-
Comparatori analogici ACMPx con interrupt selezionabile su un fronte di uscita del comparatore in salita, in discesa o su uno dei due; confrontare l'opzione con la tensione di riferimento di bandgap interna fissa
-
Protocollo MSCAN-CAN versione 2.0 A, B; frame di dati standard ed estesi; supporto per frame remoti; cinque buffer di ricezione con schema di memorizzazione FIFO; filtri di accettazione identificatori flessibili programmabili come: 2 x 32 bit, 4 x 16 bit o 8 x 8 bit
-
SCIx-sci(s) con protocollo LIN 2.0 e conformità SAE J2602; generazione estesa master break; rilevamento interruzione estesa slave; supplemento slave LIN su SCI1; correzione automatica della velocità di trasmissione; rilevamento timeout messaggio
-
SPI-Full-duplex o single-wire bidirezionale; trasmissione e ricezione con doppio buffer; modalità master o slave; MSB-First o LSB-First Shifting
-
I2C
-fino a 100 kbps con caricamento massimo del bus; funzionamento multi-master; indirizzo slave programmabile; trasferimento dati byte per byte gestito da interrupt; modalità di trasmissione attivata
-
TPMx-One a 6 canali (TMP1) e un canale a 2 canali (TPM2); acquisizione di ingresso, confronto di uscita o PWM con allineamento edge bufferizzato su ciascun canale
-
Contatore modulo RTC (Real-Time Counter) a 8 bit con prescaler binario o decimale; sorgente di clock esterna per funzioni precise di base temporale, calendario dell'ora del giorno o pianificazione delle attività; oscillatore a bassa potenza (1 kHz) a funzionamento libero, on-chip per il wake-up ciclico senza componenti esterni
Supporto allo sviluppo
-
Interfaccia BDM (Single-Wire background debug)
-
Emulazione su chip, in-circuit (ICE) con acquisizione bus in tempo reale
Ingresso/uscita
-
87 pin i/o per impieghi generali e un pin di solo ingresso
-
32 pin di interruzione con polarità selezionabile su ciascun pin
-
Isteresi e dispositivo di pull-up configurabile su tutti i pin di ingresso
-
Velocità di risposta configurabile e potenza del dispositivo su tutti i pin di uscita
Opzioni pacchetto
-
100 LQFP 14 x 14 mm
-
Confezione piatta quadrupla a profilo basso a 64 pin (LQFP) -10 x 10 mm
-
LQFP a 48 pin 7 x 7 mm
-
LQFP a 32 pin 7 x 7 mm
Varie
-
Prestazioni EMC
-
Ampia gamma di tensioni d'esercizio: 2,7 V-5,5 V.
Sistema di debug in background
Pacchetto
-
Pin compatibile con la famiglia SH, QG
Programma di longevità del prodotto
Perché scegliere noi
-
Situato a Shenzhen, il centro del mercato elettronico della Cina.
-
Garanzia del 100% qualità dei componenti: Originale.
-
Scorte sufficienti sulla vostra richiesta urgente.
-
I colleghi più esperti vi aiutano a risolvere i problemi per ridurre i rischi con produzione su richiesta
-
Spedizione più rapida: I componenti in stock possono essere spediti lo stesso giorno .
-
Manutenzione 24 ore su 24
Avviso:
-
Le immagini dei prodotti sono solo di riferimento.
-
È possibile contattare il responsabile vendite per richiedere un prezzo migliore.
-
Per altri prodotti, non esitate a contattare il nostro team di vendita.